#ifndef _Si4709_IOCTL_H #define _Si4709_IOCTL_H #include #include #include "radio-si4709_dev.h" /*****************IOCTLS******************/ /*magic no*/ #define Si4709_IOC_MAGIC 0xFA /*max seq no*/ #define Si4709_IOC_NR_MAX 40 /*commands*/ #define Si4709_IOC_POWERUP _IO(Si4709_IOC_MAGIC, 0) #define Si4709_IOC_POWERDOWN _IO(Si4709_IOC_MAGIC, 1) #define Si4709_IOC_BAND_SET _IOW(Si4709_IOC_MAGIC, 2, int) #define Si4709_IOC_CHAN_SPACING_SET _IOW(Si4709_IOC_MAGIC, 3, int) #define Si4709_IOC_CHAN_SELECT _IOW(Si4709_IOC_MAGIC, 4, u32) #define Si4709_IOC_CHAN_GET _IOR(Si4709_IOC_MAGIC, 5, u32) #define Si4709_IOC_SEEK_UP _IOR(Si4709_IOC_MAGIC, 6, u32) #define Si4709_IOC_SEEK_DOWN _IOR(Si4709_IOC_MAGIC, 7, u32) /*VNVS:28OCT'09---- Si4709_IOC_SEEK_AUTO is disabled as of now*/ //#define Si4709_IOC_SEEK_AUTO _IOR(Si4709_IOC_MAGIC, 8, u32) #define Si4709_IOC_RSSI_SEEK_TH_SET _IOW(Si4709_IOC_MAGIC, 9, u8) #define Si4709_IOC_SEEK_SNR_SET _IOW(Si4709_IOC_MAGIC, 10, u8) #define Si4709_IOC_SEEK_CNT_SET _IOW(Si4709_IOC_MAGIC, 11, u8) #define Si4709_IOC_CUR_RSSI_GET _IOR(Si4709_IOC_MAGIC, 12, rssi_snr_t) #define Si4709_IOC_VOLEXT_ENB _IO(Si4709_IOC_MAGIC, 13) #define Si4709_IOC_VOLEXT_DISB _IO(Si4709_IOC_MAGIC, 14) #define Si4709_IOC_VOLUME_SET _IOW(Si4709_IOC_MAGIC, 15, u8) #define Si4709_IOC_VOLUME_GET _IOR(Si4709_IOC_MAGIC, 16, u8) #define Si4709_IOC_MUTE_ON _IO(Si4709_IOC_MAGIC, 17) #define Si4709_IOC_MUTE_OFF _IO(Si4709_IOC_MAGIC, 18) #define Si4709_IOC_MONO_SET _IO(Si4709_IOC_MAGIC, 19) #define Si4709_IOC_STEREO_SET _IO(Si4709_IOC_MAGIC, 20) #define Si4709_IOC_RSTATE_GET _IOR(Si4709_IOC_MAGIC, 21, dev_state_t) #define Si4709_IOC_RDS_DATA_GET _IOR(Si4709_IOC_MAGIC, 22, radio_data_t) #define Si4709_IOC_RDS_ENABLE _IO(Si4709_IOC_MAGIC, 23) #define Si4709_IOC_RDS_DISABLE _IO(Si4709_IOC_MAGIC, 24) #define Si4709_IOC_RDS_TIMEOUT_SET _IOW(Si4709_IOC_MAGIC, 25, u32) #define Si4709_IOC_SEEK_CANCEL _IO(Si4709_IOC_MAGIC, 26) /*VNVS:START 13-OCT'09---- Added IOCTLs for reading the device-id,chip-id,power configuration, system configuration2 registers*/ #define Si4709_IOC_DEVICE_ID_GET _IOR(Si4709_IOC_MAGIC, 27,device_id) #define Si4709_IOC_CHIP_ID_GET _IOR(Si4709_IOC_MAGIC, 28,chip_id) #define Si4709_IOC_SYS_CONFIG2_GET _IOR(Si4709_IOC_MAGIC,29,sys_config2) #define Si4709_IOC_POWER_CONFIG_GET _IOR(Si4709_IOC_MAGIC,30,power_config) #define Si4709_IOC_AFCRL_GET _IOR(Si4709_IOC_MAGIC,31,u8) /*For reading AFCRL bit, to check for a valid channel*/ #define Si4709_IOC_DE_SET _IOW(Si4709_IOC_MAGIC,32,u8) /*Setting DE-emphasis Time Constant. For DE=0,TC=50us(Europe,Japan,Australia) and DE=1,TC=75us(USA)*/ /*VNVS:END*/ #define Si4709_IOC_SYS_CONFIG3_GET _IOR(Si4709_IOC_MAGIC, 33, sys_config3) #define Si4709_IOC_STATUS_RSSI_GET _IOR(Si4709_IOC_MAGIC, 34, status_rssi) #define Si4709_IOC_SYS_CONFIG2_SET _IOW(Si4709_IOC_MAGIC, 35, sys_config2) #define Si4709_IOC_SYS_CONFIG3_SET _IOW(Si4709_IOC_MAGIC, 36, sys_config3) #define Si4709_IOC_DSMUTE_ON _IO(Si4709_IOC_MAGIC, 37) #define Si4709_IOC_DSMUTE_OFF _IO(Si4709_IOC_MAGIC, 38) #define Si4709_IOC_RESET_RDS_DATA _IO(Si4709_IOC_MAGIC, 39) /*****************************************/ #endif