diff options
Diffstat (limited to 'test/CodeGen/PowerPC/vaddsplat.ll')
-rw-r--r-- | test/CodeGen/PowerPC/vaddsplat.ll | 24 |
1 files changed, 12 insertions, 12 deletions
diff --git a/test/CodeGen/PowerPC/vaddsplat.ll b/test/CodeGen/PowerPC/vaddsplat.ll index 4236fab..70a7ea0 100644 --- a/test/CodeGen/PowerPC/vaddsplat.ll +++ b/test/CodeGen/PowerPC/vaddsplat.ll @@ -10,7 +10,7 @@ target triple = "powerpc64-unknown-linux-gnu" %v16i8 = type <16 x i8> define void @test_v4i32_pos_even(%v4i32* %P, %v4i32* %S) { - %p = load %v4i32* %P + %p = load %v4i32, %v4i32* %P %r = add %v4i32 %p, < i32 18, i32 18, i32 18, i32 18 > store %v4i32 %r, %v4i32* %S ret void @@ -21,7 +21,7 @@ define void @test_v4i32_pos_even(%v4i32* %P, %v4i32* %S) { ; CHECK: vadduwm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v4i32_neg_even(%v4i32* %P, %v4i32* %S) { - %p = load %v4i32* %P + %p = load %v4i32, %v4i32* %P %r = add %v4i32 %p, < i32 -28, i32 -28, i32 -28, i32 -28 > store %v4i32 %r, %v4i32* %S ret void @@ -32,7 +32,7 @@ define void @test_v4i32_neg_even(%v4i32* %P, %v4i32* %S) { ; CHECK: vadduwm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v8i16_pos_even(%v8i16* %P, %v8i16* %S) { - %p = load %v8i16* %P + %p = load %v8i16, %v8i16* %P %r = add %v8i16 %p, < i16 30, i16 30, i16 30, i16 30, i16 30, i16 30, i16 30, i16 30 > store %v8i16 %r, %v8i16* %S ret void @@ -43,7 +43,7 @@ define void @test_v8i16_pos_even(%v8i16* %P, %v8i16* %S) { ; CHECK: vadduhm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v8i16_neg_even(%v8i16* %P, %v8i16* %S) { - %p = load %v8i16* %P + %p = load %v8i16, %v8i16* %P %r = add %v8i16 %p, < i16 -32, i16 -32, i16 -32, i16 -32, i16 -32, i16 -32, i16 -32, i16 -32 > store %v8i16 %r, %v8i16* %S ret void @@ -54,7 +54,7 @@ define void @test_v8i16_neg_even(%v8i16* %P, %v8i16* %S) { ; CHECK: vadduhm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v16i8_pos_even(%v16i8* %P, %v16i8* %S) { - %p = load %v16i8* %P + %p = load %v16i8, %v16i8* %P %r = add %v16i8 %p, < i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16, i8 16 > store %v16i8 %r, %v16i8* %S ret void @@ -65,7 +65,7 @@ define void @test_v16i8_pos_even(%v16i8* %P, %v16i8* %S) { ; CHECK: vaddubm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v16i8_neg_even(%v16i8* %P, %v16i8* %S) { - %p = load %v16i8* %P + %p = load %v16i8, %v16i8* %P %r = add %v16i8 %p, < i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18, i8 -18 > store %v16i8 %r, %v16i8* %S ret void @@ -76,7 +76,7 @@ define void @test_v16i8_neg_even(%v16i8* %P, %v16i8* %S) { ; CHECK: vaddubm {{[0-9]+}}, [[REG1]], [[REG1]] define void @test_v4i32_pos_odd(%v4i32* %P, %v4i32* %S) { - %p = load %v4i32* %P + %p = load %v4i32, %v4i32* %P %r = add %v4i32 %p, < i32 27, i32 27, i32 27, i32 27 > store %v4i32 %r, %v4i32* %S ret void @@ -88,7 +88,7 @@ define void @test_v4i32_pos_odd(%v4i32* %P, %v4i32* %S) { ; CHECK: vsubuwm {{[0-9]+}}, [[REG1]], [[REG2]] define void @test_v4i32_neg_odd(%v4i32* %P, %v4i32* %S) { - %p = load %v4i32* %P + %p = load %v4i32, %v4i32* %P %r = add %v4i32 %p, < i32 -27, i32 -27, i32 -27, i32 -27 > store %v4i32 %r, %v4i32* %S ret void @@ -100,7 +100,7 @@ define void @test_v4i32_neg_odd(%v4i32* %P, %v4i32* %S) { ; CHECK: vadduwm {{[0-9]+}}, [[REG1]], [[REG2]] define void @test_v8i16_pos_odd(%v8i16* %P, %v8i16* %S) { - %p = load %v8i16* %P + %p = load %v8i16, %v8i16* %P %r = add %v8i16 %p, < i16 31, i16 31, i16 31, i16 31, i16 31, i16 31, i16 31, i16 31 > store %v8i16 %r, %v8i16* %S ret void @@ -112,7 +112,7 @@ define void @test_v8i16_pos_odd(%v8i16* %P, %v8i16* %S) { ; CHECK: vsubuhm {{[0-9]+}}, [[REG1]], [[REG2]] define void @test_v8i16_neg_odd(%v8i16* %P, %v8i16* %S) { - %p = load %v8i16* %P + %p = load %v8i16, %v8i16* %P %r = add %v8i16 %p, < i16 -31, i16 -31, i16 -31, i16 -31, i16 -31, i16 -31, i16 -31, i16 -31 > store %v8i16 %r, %v8i16* %S ret void @@ -124,7 +124,7 @@ define void @test_v8i16_neg_odd(%v8i16* %P, %v8i16* %S) { ; CHECK: vadduhm {{[0-9]+}}, [[REG1]], [[REG2]] define void @test_v16i8_pos_odd(%v16i8* %P, %v16i8* %S) { - %p = load %v16i8* %P + %p = load %v16i8, %v16i8* %P %r = add %v16i8 %p, < i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17, i8 17 > store %v16i8 %r, %v16i8* %S ret void @@ -136,7 +136,7 @@ define void @test_v16i8_pos_odd(%v16i8* %P, %v16i8* %S) { ; CHECK: vsububm {{[0-9]+}}, [[REG1]], [[REG2]] define void @test_v16i8_neg_odd(%v16i8* %P, %v16i8* %S) { - %p = load %v16i8* %P + %p = load %v16i8, %v16i8* %P %r = add %v16i8 %p, < i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17, i8 -17 > store %v16i8 %r, %v16i8* %S ret void |